Linea de Tiempo de Buses

  • Buses de Primera Generación

    Buses de Primera Generación
    Los primeros microcomputadores se conectaban mediante un bus BackPlane que servía de eje al sistema. En ese bus se conectaba la tarjeta de CPU que se encargaba de la comunicación con otras tarjetas de dispositivos (Memoria, Disco, Adaptadores de disquete,etc). La Cpu leía o escribía información del bus principal apuntando a la dirección del dispositivo
  • Bus ISA (Industry Standard Architecture)PC - XT 1980-1983

    Primer Bus de PC desarrollado por IBM para IBM PC
    Velocidad de 4.77 Mhz para procesadores Intel 8086 y 8088
    8 bits de Datos - 20 bits de Direcciones.
  • Bus ISA (Industry Standard Architecture) PC- AT / ISA 1984-1986

    Bus ISA (Industry Standard Architecture) PC- AT / ISA 1984-1986
    se introdujo el bus PC/ AT, conocido como ISA.
    16 bits de datos y 24 bits de dirección con un aumento de velocidad de frecuencia de 8.33 Mhz.
    era compatible con su antecesor. La única diferencia era asíncrono.
  • SEGUNDA GENERACIÓN

    SEGUNDA GENERACIÓN
    Procesadores a empezaron a funcionar con frecuencias más altas.
    Jerarquización de buses de acuerdo a su frecuencia y caracterización del bus del sistema.
    CPU y Memoria en buses separados de los dispositivos.
    Controlador de bus (Chipset) aceptaba datos de los dispositivos al CPU
  • Micro Channel Architecture o MCA.1987 - 1993

    Micro Channel Architecture o MCA.1987 - 1993
    Es un bus creado por IBM para la IBM PS2 supera las limitaciones que presentaba el bus ISA.
    Para microcomputadoras de 16 y 32 bits con velocidad de 10 MHz.
    incluyó otra extensión de conector para tarjetas gráficas
    POS (Programmable Option Select) para que las tarjetas se configurarán de manera automática por software.
    No era compatible con Arquitecturas anteriores (ISA).
    Política restrictiva de licencias.
  • EISA Industry Standard Architecture Extended. 1988 - 1993

    EISA Industry Standard Architecture Extended. 1988 - 1993
    1988- Anunciado por el Grupo de los Nueve ( AST, Compaq, Epson, Hewlett-Packard, NEC Corporation, Olivetti, Tandy, Wyse y Zenith Data Systems).
    Alternativa a la patente restrictiva IBM MCA.
    Compatibilidad con placas XT e ISA más antiguas.
    Buses de datos/direcciones de 32 bits una velocidad de bus 8,33 MHz.
    Mejora bus mastering para proporcionar acceso a 4 GB de memoria.
    Modo de ráfaga,recursos configurables por software.
    Primeras computadoras HP Vectra 486 y Compaq Deskpro 486
  • VESA Local Bus (VLB) 1991-1993

    VESA Local Bus (VLB) 1991-1993
    Impulsado por la necesidad de gráficos para usuarios de SO.
    Asociación de estándares electrónicos de vídeo (VESA).
    Proporcionaba una ranura de acceso rápido para E/S y DMA mientras utilizaba el bus ISA para controlar tareas básicas como interrupciones.
    Tenía 32 bits de datos y 30 de direcciones con un ancho de banda desde 100 MB/s para CPU con un bus de 25 MHz hasta 200 MB/s para 50 MHz y se podía conectar para 3 dispositivos.
  • PCI interconexión de componentes periféricos 1991 - 2004

    PCI  interconexión de componentes periféricos 1991 - 2004
    Desarrollado por INTEL
    Acceso directo a memoria y funcionamiento asíncrono. Permitía tener procesadores más rápidos sin aumentar la frecuencia.
    Implementación de Plug & Play, DMA, IRQ dinámicas, comunicación entre dispositivos .
    Aumento de rendimiento para periféricos con mayor ancho de banda Discos de almacenamiento o sistemas de red.
    Dos versiones: 32 bits con un ancho de banda 133 MB/s y en 64 bits a de 266 MB/s que funcionan a 33 MHz configuración estándar.
  • AGP Accelerated Graphics Port 1997 - 2004

    AGP  Accelerated Graphics Port 1997 - 2004
    Diseñado por Intel en 1997.
    Añadió un Puerto de interfaz para imágenes en 3D en las computadoras.
    Permitía que la memoria del sistema accediera directamente a las texturas DME.
    Utilizaba pipelinig. Permitía el envío de datos en ráfagas en rápida sucesión.
    Implemento Tabla de reasignación de direcciones de gráficos (GART).
    Crea un espacio lineal de direcciones que se utilizan con fines gráficos.
    velocidad 533 MHz posee una tasa de transferencia de 2 GB/s
  • PCI-X Peripheral Component Interconnect eXtended 1998 - 2004

    PCI-X Peripheral Component Interconnect eXtended 1998 - 2004
    Versión mejorada de PCI para servidores
    Fue desarrollado por IBM, HP y Compaq y presentado en 1998.
    Intel optó por no utilizar este estándar, no fue adoptado en PCs. Aumenta el rendimiento de los dispositivos de gran ancho de banda, como Gigabit Ethernet, Fibre Channel y tarjetas SCSI Ultra3.
    establecieron variaciones de 66 y 133 MHz para alcanzar las máximas velocidades de hasta 533 y 1066 MB/s.
    Problema de bus compartido aún generaba cuellos de botella.
  • TERCERA GENERACIÓN

    TERCERA GENERACIÓN
    Los buses de tercera generación se caracterizan por tener conexiones punto a punto.
    Entonces cada dispositivo puede negociar las características de enlace al inicio de la conexión y en algunos casos de manera dinámica mediante interfaces (puente norte y puente sur).
    Entre los ejemplos más notables, están los buses PCI-Express, el Infiniband y el HyperTransport.
  • PCI Express 2004 - Hasta la fecha

    PCI Express 2004 - Hasta la fecha
    Desarrollado por Intel
    cada dispositivo individual tiene su propio bus
    Las pistas ocupan menos espacio en las placas madres y los conectores son más pequeños.
    PCI Express en varias versiones; existen las versiones x1, x2, x4, x8, x12, x16 y x32 lanes.
    La tasa de transferencia de un sistema PCI Express con 8 lanes (x8) es de 2 GB/s (250 x 8). El PCI Express permite tasas de transferencia que van de 250 Mb/s a 8 Gb/s en su versión 1.1